Ems Study
 
 

Curriculum Vitae Ammendola Carlo

 

 

Nome Carlo
Cognome Ammendola
   
Nato il 25/01/81
A Palermo
Laurea Ingegneria Elettronica specialistica (5 anni)
Università Mediterranea di Reggio Calabria
Anno accademico 2004/2005
Tesi Stage per Progettazione hardware e firmware di un generatore di onda quadra a 10 MHz per sistemi che richiedono estrema stabilità in frequenza.
   
Iscrizione Ordine:
Patita Iva:
Ordine degli Ingegneri di Bergamo n°A 3837
03627290160
   
Linguaggi programmazione

Assembler: Sufficiente

ADA: Sufficiente

  C: Ottimo
  Ladder: Discreto
  VHDL: Eccellente
   
Tools di sviluppo Active HDL: Ottimo
  Code Composer v 3.1 for DSP TI: Discreto
  Matlab e Simulink: Eccellente
  Mentor Graphics PADS Logic e Layout: Ottimo
  Mikroelektronika C Compiler per Microchip: Eccellente
  Rational Test Real Time (IBM), Tessy, Telelogic Doors: Discreto
  Synplify DSP, Synplify Pro: Ottimo
  SIMATIC PLC Siemens: Discreto
  Xilinx Ise (Chipscope, Core Generator, AccellDSP, ….) Eccellente
Corsi training XILINXCorsi di Certificazione Fundamental FPGA DesignDesigning for PerformanceAdvanced FPGA ImplementationLa nuova direttiva 2007/47/CE relativa ai dispositivi medici.Gestione dei rischi: dalla progettazione alla realizzazione dei dispositivi medicali applicando la norma UNI CEI EN ISO 14971:2009.Dispositivi medici. Sistema di gestione per la qualità secondo la norma UNI EN ISO 13485Valutazione clinica dei dispositivi medici: applicazione dei requisiti della direttiva europea 2007/47/CE
   
Periodo Aprile 2011 – Oggi
Ruolo Hardware e Firmware Design (collaborazione p.Iva)
Azienda Bertronic s.r.l. Stezzano -BG
Progetto/Contesto tecnologico Progettazione testing in VHDL di FPGA Xilinx Spartan 3E per dispositivo di regolazione 64 sensori (termocoppie) e controllo audio con analisi in frequenza, comunicazione bluetooth, USB, memory card.Progettazione in VHDL di FPGA Xilinx Spartan 6 e progettazione schematic pre controller TFT custom.
   
Periodo Ottobre 2009 – Oggi
Ruolo Hardware e Firmware Design (collaborazione p.Iva)
Azienda Dott. Nader Butto (cardiologo israeliano)
Progetto/Contesto tecnologico Progettazione firmware (microcontrollore) e hardware PCB (schematic e layout), per letture pH e ORP, glucometer e letture Heart controller. R&S Progettazione Modello Matematico in Matlab per studio algoritmo di codifica voci umane con connessioni al tipologia di malattia.R&S Progettazione Modello Matematico in Matlab ed eventuale realizzazione scheda Virtex con schematic per studio algoritmo immagine morfologica della persona.
   
Periodo Agosto 2008 – Settembre 2009
Ruolo Hardware  Designer
Azienda MindWay s.r.l.
Progetto/Contesto tecnologico Progettazione Modello Matematico sviluppato in Simulink e Matlab per modulatore DVB-S2 Completo (ETSI EN 302 307 v1.1.2). Generazione dei Test Report. Parametri caricabili da utente. uC con gestione e creazione coefficienti per filtri digitali caricabili su Spartan3A DSP.Interfaccia cliente.
Progetto/Contesto tecnologico Interfaccia VHDL con opportune simulazioni e testing ChipScope Pro, per corretto funzionamento del core DVB-S2  e ATSC in varie piattaforme (Spartan 3A : XC3S1400A, XC3SD1800A) per mezzo di piattaforme prodotte dal cliente. Interfaccia clienti.
   
Periodo Agosto 2008 – Aprile 2009
Ruolo Hardware  Designer
Azienda MBDA s.p.a. - La Spezia - tramite MindWay s.r.l.
Progetto/Contesto tecnologico Testing Algoritmo Matematico di Zernike sviluppato in Synplify DSP per visualizzazione target di immagini in movimento per puntatore missili. Ottimizzazione caricamento attraverso Matlab immagine e database template per calcolo algoritmo.Testing e interfacciamento per comunicazione esterna apparato. Progetto sviluppato attraverso tecnologia Virtex-4: XC4VSX35-FF668-10 per mezzo di development board ML402.Interfaccia cliente.
   
Periodo Maggio 2007- Giugno 2008
Ruolo Hardware e Firmware Design (collaborazione esterna)
   
Progetto/Contesto tecnologico Progettazione Firmware (linguaggio C) di DSP Texas Instrument, sviluppo filtri digitali (MATLAB) e Hardware di schema elettrico e PCB, per apparato estetico. Validazione attraverso test software e hardware per la risoluzione di problemi, in particolare elaborazione segnali audio, con analisi dei livelli logici circuitali.
Progetto/Contesto tecnologico In ambito R&D, progettazione hardware e firmware di scheda con elaborazione di segnali analogici provenienti da micro sensori di pressione (celle a mensola). Ideazione, progettazione e testing: firmware C Microchip con interfaccia USB e display G-LCD, schema elettrico e PCB.
   
Periodo Settembre 2007 – Agosto 2008
Ruolo Progettista elettronico (responsabile ufficio collaudo)
Azienda TAV Tecnologie Alto Vuoto S.p.A. – Caravaggio (BG)
Progetto/Contesto tecnologico In ambito automazione, progettazione e collaudo forni in tecnologia alto e basso vuoto, con prestazione ad elevate temperature, uniformità camera, trattamento vari tipi gas (Ar, N, etc.) e corrispettivo test fughe.Progettazione software comprendente programmazione Ladder per PLC, sviluppo codice in C per comunicazione con Pannello Operatore di tipo Touch Screen (B&R o ESA);  settaggi e configurazioni strumenti Eurotherm (registratori, PID, regolatori). Risoluzione problematiche riguardanti la comunicazione tra le varie strumentazioni (protocollo TCP/IP, Ethernet). Affiancamenti con ingegneri meno esperti completano le attività sviluppate.
   
Periodo Gennaio 2007 – Maggio 2007
Ruolo Testing  Hardware e Firmware
Azienda Whirlpool  S.p.A. – Varese – tramite Infosolution S.p.A.
Progetto/Contesto tecnologico Test software class B su codice sviluppato in linguaggio C, target composto principalmente da uC Freescale MC68HC908AP32 . Definizione, Stesura, Sviluppo e Test delle System Procedures;Functionality and Coverage Test in codice firmware.Testing e interfacciamento attraverso Simulatore e Target.Generazione dei test report; Tool utilizzato per i Test: Tessy, Rational Test Real Time IBM. Compilatore ZAP.
   
Periodo Marzo 2006 – Gennaio 2007
Ruolo Testing  Hardware e Firmware
Azienda Galileo Avionica  S.p.A. - Nerviano (MI) - tramite Infosolution S.p.A.
Progetto/Contesto tecnologico Testing  hardware e firmwareIntegrazione Hardware e Software in Motherboards NPE/SC, NDPE1, NDPE2 e NDPE3 per computer di bordo del caccia bombardiere (EFA). Stesura codice in linguaggio C e Assembly per test hardware delle medesime. Motherboard NPE/SC appartenente al sistema denominato CSG – Computer Symbol Generator nell’ambito del progetto EFA Tranche 2. Motherboard composta da un CPU Motorola con system bus VME e timer ASIC. Software sviluppato secondo il ciclo di vita previsto dallo standard MIL STD 498. Definizione, Stesura, Sviluppo e Test delle System Procedures;Interfacciamento con un Test Equipment Remoto tramite telecomandi e telemetrie; generazione dei test report; aggiornamento della Software Architectural & Detailed Design Documentation secondo standard avionico EFA.
   
Periodo Giugno 2005 - Febbraio 2006
Ruolo Progettista Hardware e Firmware (stage)
Azienda ABE S.p.A. - Caravaggio (BG)
Progetto/Contesto tecnologico Progettazione hardware e firmware di un generatore di onda quadra a 10MHz disciplinato da riferimento G.P.S. per sistemi dall’estrema stabilità in frequenza. Validazione attraverso test software e hardware per la risoluzione di problemi, in particolare bitter ed elaborazione segnali, con analisi dei livelli logici circuitali. Realizzazione  hardware  tramite l’utilizzo di convertitori DC/DC e ADC, G.P.S Tyco, oscillatori VTXO  e OCXO, CPLD  XILINX XC95144Xl-10TQ100, Microchip PIC16F876A. Programmazione in Vhdl  CPLD, programmazione in C del microcontrollore (PIC).